栏目页-导航下方

    可编程晶振之站

    提供各种频率晶振

    熟悉时钟的原理并可以提供晶振样品

    已关注 取消关注 已被3人关注
专家主页 > 个人专栏 > 文章详情

3.3VLVCMOS 到 1.8V LVCMOS的电路图

2021-06-29  作者:可编程晶振之站

摘要:一种非常实用的电路图,共享给大家
关键词:LVCMOS电平转换

3.3V的时钟输出,驱动1.8V工作电压的芯片,电路如图所示。Ro是时钟输出芯片的时钟输出阻抗,这里取7OHM,一般来说,在芯片手册上都有所提到,如果没有,可以向原厂技术支持咨询,Rs为串联阻抗,在这里取36OHM,R2是输出LVCMOS匹配电阻,一般取50OHM,在这种应用中,R2阻值一般不动,Ro由原厂提供,我们可以改变Rs值,得到想要的摆幅。这个电路,中摆幅的计算如下:

3.3*50/(7+36+50)=1.8


image.png

若发现您的权益受到侵害,请立即联系我们,我们会尽快处理
Copyright 2019 问答维网络信息科技有限公司 windowit.com All Rights Reserved
公司地址:北京市昌平区文华东路8号院1号楼2层237
广播电视节目制作经营许可证编号:京第16563号
ICP许可证号:京B2-20201530 备案号:京ICP备20010935号京公网安备 11011402010812号